| Appello di ARCHITETTURE 2.                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                   | 27/6/2017 Vercelli    |
|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-----------------------|
| Studente:                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                    |                       |
| Esercizio 1  Descrivere il ruolo che il microprogramma assolve nelle archit collocandolo nella organizzazione strutturata a livelli usata a le Esercizio 2  Descrivere cosa avviene nella fase del ciclo di CLOCK di Micl                                                                                                                                                                                                                                                                                                                                    | ezione.               |
| <ul> <li>Esercizio 3</li> <li>Quali delle seguenti affermazioni sulla variabile di stato SP di Is</li> <li>         è un indirizzo di memoria-dati;</li> <li>         SP è un puntatore in memoria-istruzioni;</li> <li>         il suo valore è la locazione del primo byte della succe prelevare;</li> <li>         il suo valore è la locazione dell'elemento in cima allo Stack;</li> <li>         SP è una copia dell'elemento in cima allo Stack;</li> <li>         SP è un puntatore in memoria-dati e indica dove sono localiz programma.</li> </ul> | essiva istruzione da  |
| Esercizio 4 Descrivere il formato e la funzionalità dell'istruzione IJVM IE                                                                                                                                                                                                                                                                                                                                                                                                                                                                                  | FLT.                  |
| Esercizio 5 Scrivere in assembly IJVM le istruzioni per svolgere il seguer rispettando l'ordine di lettura e l'associatività delle operazioni: k sono variabili di programma.                                                                                                                                                                                                                                                                                                                                                                                |                       |
| Esercizio 6 Scrivere in linguaggio micro-assembly le micro-istruzioni che fe esecuzione su Mic2 della istruzione IJVM iload.                                                                                                                                                                                                                                                                                                                                                                                                                                 | ormano il percorso di |
| Esercizio 7  Quali delle seguenti sequenze di micro-istruzioni generan nell'architettura di processore Mic3? Oltre ad indicarle spiegar  MAR=H; rd H=MDR; dove in MDR si attende il dato letto nella micro-istruzione processore marchitettura di processore Mic3? Oltre ad indicarle spiegar  TOS=MDR+1; MAR=TOS; rd                                                                                                                                                                                                                                        | rne il motivo.        |
| □ H=LV+1; PC=PC+1; fetch SP=SP-1 LV=H+MBR                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                    |                       |
| □ H=LV+MDR MDR=TOS                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                           |                       |

MAR=H+1; wr

## Esercizio 8

In base alla risposta fornita all'esercizio precedente, scegliendo uno dei possibili RAW hazard individuati, indicare con un diagramma spazio-temporale il lancio delle relative micro-istruzioni specificando gli stalli necessari per risolverlo.

## Esercizio 9

| Un | n processore super-scalare è in grado di:                               |    |
|----|-------------------------------------------------------------------------|----|
|    | eseguire una istruzione macchina per ciclo di clock;                    |    |
|    | lanciare una istruzione macchina ad ogni inizio del ciclo del clock.    |    |
| П  | lanciare o completare niù istruzioni macchina ad inizio o completamento | 45 |

□ lanciare o completare più istruzioni macchina ad inizio o completamento del ciclo del clock;

## Esercizio 10

Descrivere la struttura di una memoria cache e il contenuto di un suo elemento.

## Esercizio 11

Quale tipo di indirizzamento dell'operando usano le istruzioni IJVM:

BIPUSH 7

**IFLT** done